点此搜书

EDA技术与VHDL项目化教程
  • 作 者:王永强编著
  • 出 版 社:哈尔滨:黑龙江人民出版社
  • 出版年份:2017
  • ISBN:9787207110398
  • 标注页数:306 页
  • PDF页数:313 页
  • 请阅读订购服务说明与试读!

文档类型

价格(积分)

购买连接

试读

PDF格式

11

立即购买

点击试读

订购服务说明

1、本站所有的书默认都是PDF格式,该格式图书只能阅读和打印,不能再次编辑。

2、除分上下册或者多册的情况下,一般PDF页数一定要大于标注页数才建议下单购买。【本资源313 ≥306页】

图书下载及付费说明

1、所有的电子图书为PDF格式,支持电脑、手机、平板等各类电子设备阅读;可以任意拷贝文件到不同的阅读设备里进行阅读。

2、电子图书在提交订单后一般半小时内处理完成,最晚48小时内处理完成。(非工作日购买会延迟)

3、所有的电子图书都是原书直接扫描方式制作而成。

项目一:基于CPLD的开发板的硬件设计 1

1.1 项目任务书:设计基于CPLD的开发板 1

1.2 任务分析 2

1.3 知识储备 3

1.3.1 Protel DXP 2004绘制原理图的方法 3

1.3.2 Altium Designer 15.1绘制PCB板图的方法 8

1.4 任务实施 14

1.4.1 CPLD开发板的原理图设计 14

1.4.2 CPLD开发板的PCB设计 22

1.5 任务拓展 24

1.6 评价与总结 24

1.6.1 项目评价 24

1.6.2 项目总结 25

项目二:基于CPLD的流水灯 26

2.1 项目任务书:基于CPLD的流水灯 26

2.2 任务分析 27

2.3 知识储备 27

2.3.1 EDA技术基础知识 27

2.3.2 硬件描述语言 38

2.4 任务实施 71

2.4.1 QuartusⅡ工具软件的使用 72

2.4.2 基于CPLD的流水灯设计与实现 101

2.5 任务拓展 115

2.6 评价与总结 115

2.6.1 项目评价 115

2.6.2 项目总结 116

项目三:基于CPLD的数字电子钟 117

3.1 项目任务书:基于CPLD的数字电子钟 117

3.2 任务分析 118

3.3 知识储备 118

3.3.1 顺序语句 118

3.3.2 并行语句 127

3.4 任务实施 137

3.4.1 时钟源的设计 137

3.4.2 秒计时的设计 138

3.4.3 基于CPLD的数字电子钟设计与实现 142

3.5 任务拓展 146

3.6 评价与总结 146

3.6.1 项目评价 146

3.6.2 项目总结 147

项目四:基于CPLD的交通灯控制器 148

4.1 项目任务书:基于CPLD的交通灯控制器 148

4.2 任务分析 149

4.3 知识储备 149

4.3.1 组合逻辑电路设计 149

4.3.2 时序逻辑电路设计 156

4.3.3 状态机设计 164

4.4 任务实施 173

4.4.1 时钟源的设计 173

4.4.2 交通灯控制器的程序设计 173

4.4.3 基于CPLD的交通灯控制器的项目设计 176

4.5 任务拓展 179

4.6 评价与总结 179

4.6.1 项目评价 179

4.6.2 项目总结 180

项目五:基于CPLD的数字频率计 181

5.1 项目任务书:基于CPLD的数字频率计 181

5.2 任务分析 182

5.3 知识储备 182

5.3.1 并行语句:元件例化语句 182

5.3.2 硬件调试 187

5.4 任务实施 189

5.4.1 基于CPLD的数字频率计的模块设计 189

5.4.2 基于CPLD的数字频率计的顶层设计 193

5.4.3 基于CPLD的数字频率计的硬件实现 197

5.5 任务拓展 199

5.6 评价与总结 199

5.6.1 项目评价 199

5.6.2 项目总结 200

项目六:基于CPLD的汉字点阵显示屏 201

6.1 项目任务书:基于CPLD的汉字点阵显示屏 201

6.2 任务分析 202

6.3 知识储备 202

6.3.1 8*8LED点阵块的结构与显示原理 202

6.3.2 汉字及图形的LED点阵显示实现 205

6.4 任务实施 211

6.4.1 单个汉字、图形的显示设计 211

6.4.2 多个汉字、图形的显示设计 215

6.4.3 多个汉字、图形的显示切换设计 230

6.5 任务拓展 237

6.6 评价与总结 237

6.6.1 项目评价 237

6.6.2 项目总结 238

项目七:基于CPLD的信号发生器的设计 239

7.1 项目任务书:基于CPLD的信号发生器的设计 239

7.2 任务分析 240

7.3 知识储备 241

7.3.1 DDS的基本结构 241

7.3.2 LPM宏模块应用 244

7.3.3 LPM存储器的设置和调用 254

7.4 任务实施 261

7.4.1 基于VHDL语言的信号数据存储器设计 261

7.4.2 基于VHDL语言的ROM模块的设计与测试 280

7.4.3 基于CPLD的信号发生器的设计与实现 296

7.5 任务拓展 302

7.6 评价与总结 302

7.6.1 项目评价 302

7.6.2 项目总结 303

附录1:CPLD开发板原理图 304

附录2:CPLD开发板PCB板图 305

参考文献 306

购买PDF格式(11分)
返回顶部