
- 作 者:胡全连等编著
- 出 版 社:北京:机械工业出版社
- 出版年份:2012
- ISBN:9787111384373
- 标注页数:233 页
- PDF页数:241 页
请阅读订购服务说明与试读!
订购服务说明
1、本站所有的书默认都是PDF格式,该格式图书只能阅读和打印,不能再次编辑。
2、除分上下册或者多册的情况下,一般PDF页数一定要大于标注页数才建议下单购买。【本资源241 ≥233页】
图书下载及付费说明
1、所有的电子图书为PDF格式,支持电脑、手机、平板等各类电子设备阅读;可以任意拷贝文件到不同的阅读设备里进行阅读。
2、电子图书在提交订单后一般半小时内处理完成,最晚48小时内处理完成。(非工作日购买会延迟)
3、所有的电子图书都是原书直接扫描方式制作而成。
第1章 绪论 1
1.1 概述 1
1.1.1 数字信号与数字电路 1
1.1.2 典型数字系统——数字电子计算机 2
1.2 数制及其转换 2
1.2.1 进位记数制 2
1.2.2 数制间的相互转换 4
1.3 带符号数的代码表示 6
1.3.1 真值与机器码 6
1.3.2 机器码的运算 7
1.4 几种常用的代码 8
1.4.1 二—十进制编码 8
1.4.2 可靠性编码 8
1.4.3 字符编码 9
本章小结 10
习题一 11
第2章 逻辑代数基础 12
2.1 逻辑代数的基本概念 12
2.1.1 逻辑变量 12
2.1.2 逻辑运算 12
2.1.3 逻辑函数 13
2.2 逻辑代数中的公理、定理及重要规则 14
2.2.1 逻辑公理 14
2.2.2 逻辑定理 14
2.2.3 重要规则 15
2.3 逻辑函数的表示方法 16
2.3.1 真值表 16
2.3.2 逻辑表达式 16
2.3.3 逻辑电路图 21
2.3.4 时序图 21
2.3.5 卡诺图 21
2.4 逻辑函数的化简 21
2.4.1 代数化简法 21
2.4.2 卡诺图化简法 23
2.4.3 列表化简法 28
2.4.4 逻辑函数化简的实际问题 32
本章小结 34
习题二 35
第3章 组合逻辑电路 37
3.1 概述 37
3.2 集成逻辑门 37
3.2.1 门电路逻辑符号及其外部特性 37
3.2.2 TTL逻辑门 42
3.2.3 CMOS逻辑门 46
3.2.4 用Verilog HDL描述逻辑门电路 48
3.3 组合逻辑电路的分析 50
3.3.1 组合逻辑电路分析方法和分析步骤 50
3.3.2 组合逻辑电路分析举例 51
3.4 组合逻辑电路的设计 52
3.4.1 组合逻辑电路的逻辑门实现 52
3.4.2 组合逻辑电路的设计步骤 54
3.4.3 组合逻辑电路的设计举例 54
3.5 常用集成组合逻辑芯片及其应用 57
3.5.1 并行加法器 57
3.5.2 编码器与译码器 60
3.5.3 数据选择器和数据分配器 66
3.5.4 数值比较器 69
3.5.5 奇偶校验器 70
3.5.6 用Verilog HDL描述组合逻辑电路 72
3.6 组合逻辑电路的竞争与冒险 75
3.6.1 竞争与冒险 75
3.6.2 冒险的判断 75
3.6.3 冒险的消除 76
本章小结 77
习题三 77
第4章 时序逻辑电路 81
4.1 概述 81
4.1.1 时序逻辑电路的结构 81
4.1.2 时序逻辑电路的分类 82
4.1.3 时序逻辑电路的描述方法 83
4.2 触发器 85
4.2.1 触发器的基本概念 85
4.2.2 基本R-S触发器 85
4.2.3 时钟控制的触发器 88
4.2.4 不同类型触发器间的相互转换 97
4.2.5 用Verilog HDL描述触发器 99
4.3 同步时序逻辑电路 100
4.3.1 同步时序逻辑电路分析 101
4.3.2 同步时序逻辑电路设计 104
4.4 脉冲异步时序逻辑电路 111
4.4.1 脉冲异步时序逻辑电路分析 111
4.4.2 脉冲异步时序逻辑电路设计 114
4.5 常用集成时序逻辑芯片及其应用 116
4.5.1 计数器 116
4.5.2 寄存器 119
4.5.3 用Verilog HDL描述时序逻辑电路 123
本章小结 124
习题四 124
第5章 半导体存储器 128
5.1 概述 128
5.1.1 半导体存储器的特点与应用 128
5.1.2 半导体存储器的分类 128
5.1.3 半导体存储器的主要技术指标 129
5.2 随机存取存储器件(RAM) 129
5.2.1 RAM结构 129
5.2.2 RAM存储单元 130
5.2.3 RAM集成片简介 132
5.2.4 RAM存储容量的扩展 133
5.3 只读存储器件(ROM) 134
5.3.1 固定ROM 134
5.3.2 可编程ROM(PROM) 135
5.3.3 可擦除可编程ROM(EPROM)和电可擦可编程ROM(EEPROM) 136
5.3.4 用ROM实现组合逻辑函数 137
本章小结 139
习题五 139
第6章 可编程逻辑器件 140
6.1 概述 140
6.2 可编程逻辑阵列(PLA)器件与可编程阵列逻辑(PAL)器件 142
6.2.1 可编程逻辑阵列器件 142
6.2.2 可编程阵列逻辑器件 143
6.3 通用逻辑阵列(GAL)器件 147
6.3.1 GAL器件的基本类型 148
6.3.2 PAL型GAL器件 148
6.3.3 PLA型GAL器件 153
6.3.4 GAL器件的应用 154
6.4 复杂可编程逻辑器件(CPLD) 155
6.4.1 CPLD的基本结构 155
6.4.2 CPLD的分区阵列结构 156
6.4.3 典型器件及应用举例 159
6.5 现场可编程逻辑(FPGA)器件 162
6.5.1 FPGA器件基本结构及特征 162
6.5.2 FPGA器件和CPLD的对比 166
6.5.3 FPGA的应用举例 167
本章小结 168
习题六 168
第7章 脉冲单元电路 169
7.1 脉冲信号与脉冲电路 169
7.1.1 脉冲信号 169
7.1.2 脉冲电路 170
7.2 集成门构成的脉冲单元电路 170
7.2.1 施密特触发器 170
7.2.2 单稳态触发器 173
7.2.3 多谐振荡器 177
7.3 555定时器及其应用 181
7.3.1 555定时器的电路结构 181
7.3.2 用555定时器构成施密特触发器 182
7.3.3 用555定时器构成单稳态触发器 183
7.3.4 用555定时器构成多谐振荡器 184
本章小结 185
习题七 185
第8章 模数及数模转换 187
8.1 概述 187
8.2 D/A转换器 187
8.2.1 权电阻网络D/A转换器 188
8.2.2 倒T型电阻网络D/A转换器 189
8.2.3 权电流型D/A转换器 190
8.2.4 D/A转换器的主要技术指标 190
8.3 A/D转换器 191
8.3.1 A/D转换的基本原理 191
8.3.2 A/D转换器的主要电路形式 194
8.3.3 A/D转换器的主要技术指标 197
本章小结 198
习题八 198
附录 硬件描述语言——Verilog HDL语言 200
参考文献 233