
- 作 者:张秀娟,薛庆军主编
- 出 版 社:北京:北京航空航天大学出版社
- 出版年份:2007
- ISBN:7811241455
- 标注页数:226 页
- PDF页数:233 页
请阅读订购服务说明与试读!
订购服务说明
1、本站所有的书默认都是PDF格式,该格式图书只能阅读和打印,不能再次编辑。
2、除分上下册或者多册的情况下,一般PDF页数一定要大于标注页数才建议下单购买。【本资源233 ≥226页】
图书下载及付费说明
1、所有的电子图书为PDF格式,支持电脑、手机、平板等各类电子设备阅读;可以任意拷贝文件到不同的阅读设备里进行阅读。
2、电子图书在提交订单后一般半小时内处理完成,最晚48小时内处理完成。(非工作日购买会延迟)
3、所有的电子图书都是原书直接扫描方式制作而成。
第一部分 基础和综合性实验 3
第1章 基础实验 3
1.1 TTL集成逻辑门的逻辑功能与参数测试 3
1.2 组合逻辑电路的设计与测试 8
1.3 译码器功能的测试及其应用 11
1.4 编码器、显示译码及LED数码管显示电路 16
1.5 数据选择器及其应用 20
1.6 MSI加法器功能测试及应用 26
1.7 触发器R-S、D、J-K功能测试 28
1.8 各种触发器逻辑功能的转换 32
1.9 计数器MSI芯片的应用 35
1.10 移位寄存器及其应用 38
1.11 555时基电路及其应用 44
第2章 综合性实验 51
2.1 简易电子琴电路 51
2.2 四人智力竞赛抢答装置 52
2.3 D/A、A/D转换器原理及应用 55
2.4 数字频率计 61
2.5 拔河游戏机 67
2.6 电子秒表 72
第二部分 EDA仿真与验证性实验 79
第3章 Multisim 8.0使用简介 79
3.1 Multisim 8.0的特点 79
3.2 Multisim 8.0的基本操作界面 81
3.3 Multisim 8.0对元器件的管理 99
3.4 原理图的绘制 103
3.5 虚拟仪器及其使用 105
3.6 操作步骤 109
第4章 基于Multisim 8.0的电路仿真 112
4.1 集成逻辑门电路逻辑功能的测试 112
4.2 半加器、全加器的分析与设计 115
4.3 组合逻辑电路设计 118
4.4 四选一数据选择器功能的测试与应用 123
4.5 触发器功能的测试与应用 126
4.6 计数器功能的测试与应用 130
第5章 综合与设计性实践 134
5.1 555时基电路及其应用 134
5.2 四人抢答电路 142
5.3 彩灯控制电路 144
5.4 D/A、A/D转换器 145
5.5 简易电子琴电路 149
5.6 交通灯控制系统设计 151
5.7 电子密码锁控制电路 152
第6章 VHDL、QuartusⅡ概述 156
6.1 VHDL概述 156
6.2 QuartusⅡ概述 160
6.3 基于QuartusⅡ的原理图输入设计流程 161
6.4 文本输入设计法 186
第7章 逻辑电路VHDL/Verilog描述 187
7.1 基本逻辑电路 187
7.2 综合应用举例 205
第三部分 附录 215
附录1 仪器仪表使用简介 215
附录1.1 DVCC-D2JH数字电路实验箱 216
附录1.2 EE1642B型函数信号发生器/计数器 217
附录2 常用芯片引脚图 218
附录2.1 74LS系列TTL电路外引线排列 218
附录2.2 CMOS及其他集成电路引线排列 223
参考文献 226