点此搜书

可编程逻辑器件 PLD 设计方法学
  • 作 者:张雷等编著
  • 出 版 社:合肥:中国科学技术大学出版社
  • 出版年份:1991
  • ISBN:7312002463
  • 标注页数:175 页
  • PDF页数:182 页
  • 请阅读订购服务说明与试读!

文档类型

价格(积分)

购买连接

试读

PDF格式

8

立即购买

点击试读

订购服务说明

1、本站所有的书默认都是PDF格式,该格式图书只能阅读和打印,不能再次编辑。

2、除分上下册或者多册的情况下,一般PDF页数一定要大于标注页数才建议下单购买。【本资源182 ≥175页】

图书下载及付费说明

1、所有的电子图书为PDF格式,支持电脑、手机、平板等各类电子设备阅读;可以任意拷贝文件到不同的阅读设备里进行阅读。

2、电子图书在提交订单后一般半小时内处理完成,最晚48小时内处理完成。(非工作日购买会延迟)

3、所有的电子图书都是原书直接扫描方式制作而成。

PLD设计方法学 1

前言 1

第1章PLD器件基础 1

第1节PLD器件的由来 1

一、逻辑器件的演变 1

二、何谓PLD器件 2

三、为何要采用PLD器件 3

第2节PLD器件的分类 4

一、可编程只读存储器(PROM) 4

二、可编程逻辑阵列(PLA) 5

三、可编程阵列逻辑(PAL) 6

四、通用阵列逻辑(GAL) 6

五、可编程门阵列(PGA) 6

六、可编程逻辑时序机(PLS) 8

七、其它可编程器件 8

八、小结 8

第2章PLD器件的设计过程 10

一、问题定义 10

二、器件选择 12

三、设计实现 16

四、仿真 20

五、器件编程与测试 23

第3章PLD器件的设计方法 25

第1节组合逻辑设计 25

一、编码器和译码器 25

二、多路转接器 33

三、比较器 35

四、地址区译码器 41

五、加法器/算术逻辑 43

六、锁存器 46

第2节寄存器逻辑设计 50

一、二进制计数器 56

二、模数计数器 64

三、具有译码功能的计数器 73

四、异步寄存器设计 81

五、寄存器PLD的其它应用 85

第3节状态机设计 88

一、引言 89

二、状态机理论 91

三、状态机的类型 94

四、器件选择 97

五、用作时序机的PAL器件 101

六、可编程逻辑时序机(PLS) 106

七、PROSE时序机(PMS14R21) 111

八、熔丝可编程控制器(Am29PL141) 112

九、状态机设计指导 114

第4章PLD设计应用中的要点 123

第5章软件支持 133

第1节JEDEC文件格式 134

二、设计规范 135

一、传输协议 135

三、传输校验和 136

四、字段 136

五、可移植性 138

第2节PALASM2汇编软件 139

一、声明部分 141

二、功能描述 142

三、仿真描述 145

第3节ABEL编译软件 146

一、语言要素 148

二、结构 151

三、指令 155

第4节其它设计软件 155

一、CUPL编译软件 155

二、LC9000软件和Fast Map软件 158

第6章PLD器件的应用 161

第1节十进制加/减计数器 161

一、设计规范 161

二、设计方法 161

第2节七段显示译码器 163

三、测试向量 163

一、设计规范 164

二、设计方法 164

三、测试向量 166

第3节四位比较器 166

一、设计规范 166

二、设计方法 166

三、测试向量 168

第4节双通道动态RAM控制器 168

购买PDF格式(8分)
返回顶部